基于边界扫描技术实现电路板全面测试
DOI:
CSTR:
作者:
作者单位:

北京泛华恒兴科技有限公司

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    板级边界扫描测试技术,也就是IEEE-1149.1标准在电子行业得到了广泛的认可。对于一个特定的电路设计项 目,为了实现最高的测试覆盖率和最优的测试性能,详尽的可测试性分析是不可或缺的。边界扫描的可测试性设计不仅 仅是选择支持JTAG扫描链的芯片及设定芯片特定引脚这么简单,还需要关注边界扫描芯片周围的逻辑器件或存储器的簇 测试。本文描述了边界扫描进行电路板测试的常用测试项并提出利用边界扫描技术提高测试覆盖率的一些方法。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

陆云云.基于边界扫描技术实现电路板全面测试[J].国外电子测量技术,2016,35(9):1-5

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2016-10-20
  • 出版日期:
文章二维码