基于FPGA和TDC-GP2的钟差测量系统设计
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    在航天试验靶场,频标设备的频率准确度直接决定了测控设备测量数据的质量,而频率准确度的测量依赖标准频率与本地频率的钟差测量,目前在各测控站点一般采用高精度计数器来实现,但由于计数器输出的钟差测量结果只能在本地显示而不能进行远程传输,导致总体人员不能在时钟主站有效对各测控站点的守时情况进行实时监测和辅助判决,易出现调钟错误的问题。提出了一种基于FPGA和TDCGP2的钟差测试系统设计方案,可对本地的钟差进行测量,测量精度高达100 ps,并通过试验任务IP网进行上报,达到对守时结果远程监测和辅助判决的目的。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

冯胜民 陈娟花 曹占山 牛艳君.基于FPGA和TDC-GP2的钟差测量系统设计[J].国外电子测量技术,2015,34(1):63-68

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2015-05-27
  • 出版日期:
文章二维码