基于FPGA的宽带雷达回波信号处理板设计
DOI:
CSTR:
作者:
作者单位:

中国人民解放军91336部队 秦皇岛 066000

作者简介:

通讯作者:

中图分类号:

TN014

基金项目:


Design of radar echo signal processing board based on FPGA
Author:
Affiliation:

Unit 91336 of PLA,Qinhuangdao 066000,China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    对基于FPGA的宽带雷达回波信号处理板的设计方案、信号流程和芯片选型进行了研究。同时以此板卡为基础,针对回波信号模拟需求,对板卡的功能流程设计方法进行了研究,对数字瞬时测频设计、存储延时组件设计和整数倍内插等3项关键技术进行了重点阐述。设计方案可实现带宽达到1 GHz的宽带雷达回波信号的模拟,可适应脉冲压缩雷达、合成孔径雷达等新型雷达测试需求,同时,本方案对相关系统的建设具有一定的借鉴意义。

    Abstract:

    In this paper, the design scheme, the signal flow and the selection of the radar echo signal processing board based on FPGA are studied. In view of the demand of the echo signal simulation, the design method of the function of the board is studied. Three key technologies of the design of digital instantaneous frequency measurement and storage time delay component and integer multiple interpolation are discussed in this paper. The program can achieve 1 GHz broadband radar echo signal simulation and adapt to pulse compression radar and SAR test requirements. This project has certain reference significance to the construction of related systems.

    参考文献
    相似文献
    引证文献
引用本文

顾振杰,刘宇.基于FPGA的宽带雷达回波信号处理板设计[J].国外电子测量技术,2017,36(1):74-78

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2017-03-13
  • 出版日期:
文章二维码