多通道均方根值-平均值检波器的FPGA设计
DOI:
CSTR:
作者:
作者单位:

1.电子测试技术科技重点实验室 青岛 266555; 2.中国电子科技集团公司第41研究所 青岛 266555

作者简介:

通讯作者:

中图分类号:

TN929.533

基金项目:


Implementation of multichannel RMSAverage detector on FPGA
Author:
Affiliation:

1.Science and Technology on ElectronicTest&Measurement Laboratory, Qingdao 266555, China; 2. The 41st Research Institute of CETC, Qingdao 266555, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    均方根值平均值(RMSAverage)检波器是CISPR1611标准为有效抑制当今数字调制造成的脉冲干扰的影响而增加的一种新型加权检波器。首先分析了CISPR1611标准中规定的RMSAverage检波器的频率响应曲线,然后给出了数字化RMSAverage检波器设计过程的差分方程,基于该差分方程给出了一种多通道均方根值平均值检波器的FPGA实现结构,该结构特别适用于基于FFT的时域EMI测试接收机设计,最后通过实例验证给出了检波器阶跃响应曲线。该设计方法和FPGA实现结构在某时域EMI测试接收机的应用中,效果良好。

    Abstract:

    RMSAverage Detector is a new CISPR weighting detector to better consider the Impact of impulsive disturbances used in digital modulation system. The first, this paper put forward difference equation of digital RMSAverage Detector, according to Frequency Response of RMSAverage Detector referencing to CISPR 1611 basic standard. The second, Implementation structure of Multichannel RMSAverage Detector on FPGA is present in this paper. This Implementation structure could directly applicable to Timedomain EMI test receiver based on FFT. Lastly, step response of detector is obtained by simulation based on FPGA. This Method and implementation structure of FPGA is used in Timedomain EMI test receiver, and the application effect is all right.

    参考文献
    相似文献
    引证文献
引用本文

张超,许建华,张志.多通道均方根值-平均值检波器的FPGA设计[J].国外电子测量技术,2017,36(1):43-46

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2017-03-13
  • 出版日期:
文章二维码