基于嵌入式系统的简易逻辑分析仪设计
DOI:
CSTR:
作者:
作者单位:

火箭军指挥学院 武汉 430012

作者简介:

通讯作者:

中图分类号:

TM932

基金项目:


Design of simple logic analyzer based on embedded system
Author:
Affiliation:

Rocket Force Command College, Wuhan 430012, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    基于数字信号采集处理以及数字示波器存储显示原理,提出了一种简易逻辑分析仪制作方案。该系统主要由C8051F020与FPGA最小系统模块、ADC采集模块、信号衰减模块及TFT触摸显示模块组成。该设计采用单级、三级触发方式判断,可同时对8路信号进行采集、触发、存储及显示。经实验验证,该系统具有较高的测试速率、能实现多通道输入、可进行多级触发等优点。

    Abstract:

    This paper presents a solution scheme to realize the simple logical analyzer based on digital signals processing and digital storage oscilloscope principle. The system is mainly composed of minimum system of C8051F020 and FPGA, ADC converting module, signal attenuation module and TFT TouchScreen. The design uses single stage and third stage trigger. Meanwhile, the system can collect 8 channels of analog signals, trigger and storage. The experiment indicates that system has the advantages ofhighspeed test, multichannel input, multimode triggers.

    参考文献
    相似文献
    引证文献
引用本文

许可行,吴帅,周晓华.基于嵌入式系统的简易逻辑分析仪设计[J].国外电子测量技术,2017,36(7):77-81

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2017-08-02
  • 出版日期:
文章二维码